标准查询网-电话:010-62993931

深圳高速PCB设计高级研修班

点击数: 【字体: 收藏 打印文章 查看评论
 

■主办单位:深圳市力鼎技术咨询有限公司
■时 间:2005年9月24-25日(星期六、日) 上午9:00至 12:00;下午13:30至 16:30
■地 点:深 圳 市 金 融 培 训 中 心
■参加对象:产品研发人员,电磁兼容方面工作的人员
■费 用:2000元/人/2天(含会务费、证书费、二日中餐;可帮您预定酒店)
■咨询电话:[020]85584844、张先生直线
■报名传真:[020]85584822

■课程介绍
随着半导体工业的发展,系统时钟速率越来越快,很多已经超过100MHz,同时IC芯片的工作信号的翻转沿已经到了1ns以下。本课程将告诉您高速电路的基本原理,如何在系统设计确保高速信号完整性,评估传输线对信号的影响,以及实现合格的EMC电路设计。

■培训目标
通过两天的课程,帮助学员了解到高速数字设计和仿真的基本原理和仿真手段,针对性的案例分析,了解解决信号完整性问题和EMC等问题的途径。

■课程特点
1.结合具体案例进行讲解
2.理论和实际结合
3.从系统全局着眼,不拘泥于具体实现方式

■课程大纲

1.高速数字电路信号完整性分析的基本概念和研究方法
2.传输线常识,数字电路中时序要求
3.测试并解决包括串扰、噪声(包括上冲,下冲,振铃,非单调)等信号完整性问题
4.What-if 分析,寻找合适的匹配策略和拓普结构
5.了解IBIS模型
6.接地和去耦电路设计
7.3G I/O中的差分信号设计和仿真。

■第一天--------9:00-12:00 noon-------电路仿真
电路仿真的分类
高速数字电路仿真的基本概念和方法
如何做好仿真传输线的理论
传输线的定义
阻抗的概念
信号的反射

1:30 - 4:30 pm 数字系统中的时序定义
时序的概念
影响时序的因素高速数字电路仿真中的“4T”原则和设计空间探测
电路仿真中的“4T”原则
终端匹配介绍
扫描分析和设计空间探测
案例分析

■第二天--------9:00-12:00 noon-------仿真模型
仿真模型介绍
SPICE模型和IBIS模型EMC设计中的接地技术和去耦电路设计
接地的原则
滤波和去耦
PCB设计中影响EMC的因素

1:30 - 4:30 pm Gbit信号的设计和仿真
高速电路的发展和3G I/O
差分信号眼图分析
有损传输线
均衡和预加重技术QA


陈老师:力鼎技术PCB设计专家,毕业于西安电子科技大学,曾在NEC公司从事两年射频电路设计,在华为公司从事高速PCB设计,在Innoveda公司北京办事处担任板级系统设计应用工程师。
现为北京著名科技有限公司高级培训讲师。熟悉PCB设计和高速电路信号完整性仿真


作者:佚名 来源:本站原创 发布时间:2005年09月20日
相关信息
没有相关内容
用户信息中心
本月排行TOP10
  • 还没有任何项目!
联系我们  |  关于我们  |  友情链接  |  版权声明  |  管理登录
Copyright ©2010 - 2015 北京中标金质科技有限责任公司 电话:010-62993931 地址:北京市海淀区后屯南路26号专家国际公馆5-20室
备案编号:京公网安备11010802008867号 京ICP备09034504号 新出发京零字第海140366号